(二)N601(CPU)的控制关系(1) CPU的I2C总线 N601(SDA555XFL)有52只引脚,其(3)、(4)脚/(7)、(8)脚为两组I2C总线接口端,(3)、(4)的I2C总线专用于 N602(存储器)的控制,其中(3)脚是SCL串行时钟输出信号,(4)脚是SDA串行数据的输入/输出端口,(7)、(8)脚连接的受控器有:▲高频调谐器(4)/(5)脚;▲N105(7)、(8)脚;▲经XS003(12)/(21)接“倍频极”CON2(12)/(21)→ U1(DPTV)(179)/(178)脚;▲经XS004(2)/(3)接后端显示处理板XS300(2)/(3)→N301(8)/(9)脚。(2) N601的其它引脚:(52)消地磁影响控制→XS606→3/8页XS101→R483C 483→ V481→(消地磁影响电路)。(51)“MODE2“(模式2)→XS803(1)→3/8页XS905“CPU2”→V912→V406→ (50)“MODE1”(模式1)→XS803(2)→3/8页XS905“CPU1”→V911→V405→(49)“ON/OFF”(遥控开/关机)→XS803(3)→3/8页XS905,“ON/OFF”分两路:一路到R959→VD205→;另一路经V917分别到N906和N907(48)“MUTE”(静音/静噪)→XS803(4)→R210→VD204→V202→V201去N201(10)脚。(47)、(46)、(45)空脚(44)3.3V供电(43)地(42)2.5V供电(41)“BLANK”(字符消隐)→R616→XS004(11)/XS300(11)→N301(50)脚。(40)“B”(字符蓝)→R618 →XS004(12)/XS300(12)→N301(51)脚。(39)“G”(字符绿)→R620 → XS004(13)/XS300(13)→N301(52)脚。(38)“R”(字符红)→R622 →XS004(14)/XS300(14)→N301(53)脚。(37)2.5V供电(36)地(35)、(34)晶体(6.0MHz)入/出(33)“RET”(复位)(32)、(31)空(30)3.3V供电(29)地(28)“IDEN”制式识别信号输入(27)“CLT2”(AV1/AN3选择)→V803分别到N801的(4)、(7)脚(26)“SYNC”(复合同步信号)输入 ←N605←V104←R124←(9)脚输出N101(25)“CLT1”(内部TV/VGA切换控制)→V802→V852→N852的(16)脚。(24)“RESM”(N105复位/控制)→V606再送到N105(20)脚。(23)“REMNO”(遥控信号接收)←XS602←V662←OPT601 (22)“RESD”(U1复位控制)→XS003(22)→CON2(22)→U1(5)脚“RESET”(21)、(15)、(12)、(6)、(5)、(2)、(1)空(20)“VSYNC”(场同步信号输入)←XS003(9)←CON2(9)←U1(35)脚。(19)“HSYNC”(行同步信号输入)←XS004(6)←XS300(6)←N301(58)脚。(18)“CON”(控制脚 —— P2902T控制V603、V604;P3460T接R625→RS601→3.3V)(17)“KGY”(键控信号输入)(16)“AFT”(AFT信号输入)(14)、(10)地(13)2.5V供电(11)3.3V供电(9)2.5V供电(8)“SCL”(串行时钟输出)(7)“SDA”(串行数据输入/出)(4)“SDA”(同上)(3)“SCL”(串行时钟输出)(3) CPU52只引脚参考电压:参见表(1)表(1)