主要特点:
分辨率为8位,是80 MSPS采样并行ADC。
功耗低,使用外部基准时的典型功耗为165mW。
具有宽达700 MHz的模拟输入带宽。
采用3.3V单电源供电。
数字I/O与3.3V的TTL/CMOS电平兼容。
带有内部下限和上限基准电压。
可调整基准输入范围。
具有关断(等待)模式。
具有内部基准的独立关断方式。
可三态输出。
工作原理
TLV5580是一种单流水线ADC,它采用多个低精度闪电式ADC对取样信号进行分级量化,然后将各级的量化结果组合起来以构成一个高精度的量化输出。每一级由采样/保持电路(T/H)、低分辨率ADC和DAC以及求和电路组成。分辨率为8位的TLV5580流水线ADC完成一次采样时,要先由首级电路的采样/保持器对/输入信号进行取样,再由一个2位分辨率的粗A/D转换器对输入进行量化,接着用一个至少8位精度的乘积型数模转换器(MDAC)来产生一个对应于量化结果的模拟电平送至求和电路,同时由求和电路从输入信号中减掉此模拟电平,并将差值精确放大到某一固定增益后送交下一级电路进行处理。经过6级这样的处理后,最后再由2位细A/D转换器对残余信号进行转换。将上述各级粗、细A/D的输出组合起来便构成了高精度的8位输出。为了便于纠正重叠误差,流水线各级电路都留有冗余位,即满足6×2+2>8。该模数转换器配有校正单元,因而可补偿不理想的边界效应(如温度漂移或乘积DAC中电容的失配)。校正的方法是从后向前逐级测出每一级的误差,然后将误差保存于内部存储器,正常测量时可再取回该误差以对各级的转换结果进行修正。 TLV5580流水线ADC中各级电路分别有自己的跟踪/保持电路,因此当信号传递给次级电路后,本
级电路的跟踪/保持器就可释放出来以便于处理下一次取样,从而提高了整个电路的吞吐能力。每级电路一次采样可在~个时钟周期内完成。但随之而来的另外一个问题是流水线延迟,每次取样的最终转换结果要等待4.5个时钟周期延迟后才能出现在输出端,不过对于大多数应用来说,这种延迟的影响并不显著。
功能框图:
工作时序:
应用电路: