引脚中文:
GND:地。模拟电路、数字电路和参考电压使用共同的参考地,必须通过最短引线直接与地平面相连或单点接地。
Vcc:正电源,与GND之间应用10μF的固态钽电容和0.1μF的陶瓷电容并联进行旁路,且电容引线应尽量短。
VREF:参考电压输入端,参考电压范围为0.1V~Vcc。
ADCIN:模拟输入端。模拟输入电压范围为-0.125~1.125VREF。若VREF>2.5V,则输入的模拟电压需限制在引脚允许的输入电压范围(~0.3V~Vcc+0.3V)内。
COM:信号电压的参考地,必须通过最短引线直接与地平面相连。
MUXOUT:MUX的输出电压端,是多路转换器的输出电压引脚,正常工作时与ADCIN相连。
CH0~7:多路转换器的模拟输入通道0~7。
CLK、SCK:转换时钟输入端,用于对系列数据同步传输给MUX和ADC的状态进行控制。在ADC的信号由高电平降为低电平时,此信号必须为低电平。
CS MUX:MUX的片选输入端。CS MUX为高电平时,MUX接收一个模拟通道的地址;为低电平时,对MUX进行选通,并使被选通道与MUXOUT相连,同时对该通道的信号进行A/D转换。在通常情况下,把CS MUX和CS ADC并联在一起同时驱动。
DIN:数字信号输入端,从DIN输入多路转换器的地址。
CS ADC:数字输入端,低电平有效。当CS ADC为低电平时,SDO输出数据;反之,SDO不输出数据。随着每一次转换结束,ADC自动进入睡眠方式。只要CS是高电平,ADC就一直保持这种低功耗状态。CS只有在低电平时才能唤醒ADC。当CS由低电乎上升为高电平时,中止写操作并开始一次新的转换。
SDO:三态数据输出端,在写操作期间进行系列数据输出。当片选CS为高电平时(CS=Vcc),SDO处于高阻态;当ADC处于转换和睡眠期间时,SD0可作为转换状态输出端,使CS下降为低电平即可读出转换状态。
F0:数字输入端,用于控制ADC的陷波器的中心频率和转换时间。当F0与Vcc相连时(F0=Vcc),转换器使用内部时钟振荡器且数字滤波器的第一个零点为50Hz。当F。与GND相连时(F0=0V),转换器中数字滤波器的每个零点为60Hz。当采用频率为fEOsc的外部时钟信号驱动F0时,转换器使用此信号作为它的时钟信号,且数字滤波器的第一个零点为fE0Sc/2560Hz。
主要特点
内含24位分辨率的ADC与8个模拟输入通道的多路器。
具有单个时钟周期的建立时间,可简化多路转换器操作。
非线性误差为4×10-6,无误码。
满量程误差为4×10-6。
失调为0.5×10-6。
0.3×10-6噪音。
内带振荡器,不需任何外部时钟元件。
50Hz/60Hz的陷波器,最小衰减110dB。
参考输入电压范围为0.1~Vcc。
活动的零点电平可将输入电压范围扩大到-12.5%vREF~112.5%VREF。
采用2.7~5.5V单电源工作。
具有低电源电流(20μA)和自动关闭模式。