结构原理:
AD9224采用4级流水线式结构,并由一个宽频输入采样保持放大器来实现高效经济的CMOS流程。它的最后一级只包含一个闪烁式A/D,而其他三级都包含有连接到比较放大器MDAC的低分辨率闪烁式A/D,因而可用残余放大器把重构的DAC输出和闪烁式A/D之间的差别放大,以用于流水线的下一级,每一级中冗余的一位用于错误的数字纠正。流水线式结构在同样的流水线延迟与等待时间条件下可以有更大的通过率,也就是说当转换器在每个时钟周期之中能捕捉一个新的采样输入时,转换的全部完成和数据输出实际上花费了三个时钟周期。将数据溢出标志位(OTR)及数字输出锁入输出缓冲器可用来驱动输出管脚。
主要特点: 采用单一+5V电源供电,功耗低,仅有376mW。 模拟输入范围非常灵活,可以是DC或AC耦合的单端或差分输入。 具有片内高性能采样保持放大器和电压参考。 信噪比与失真度为±0.7dB。 具有信号溢出指示位。 可直接以二进制形式输出数据。